## ¿Qué es y cómo funciona el DEVRST\_N de las FPGAs de Microchip?

Creador: David Rubio G.

Entrada: <a href="https://soceame.wordpress.com/2024/12/08/que-es-y-como-funciona-el-devrst\_n-de-las-fgpas-de-microchip/">https://soceame.wordpress.com/2024/12/08/que-es-y-como-funciona-el-devrst\_n-de-las-fgpas-de-microchip/</a>

Blog: <a href="https://soceame.wordpress.com/">https://soceame.wordpress.com/</a>

GitHub: <a href="https://github.com/DRubioG">https://github.com/DRubioG</a>

Fecha última modificación: 23/02/2025

Una dudad muy recurrente dentro de las FPGAs/SoCs de Microchip es ¿para qué se utiliza el pin DEVRST N?

El pin DEVRST\_N es un pin que incluye Microchip en sus FPGAs, pero este pin que pudiera ser parecido a los que tienen otros fabricantes de FPGAs para borrar el bitstream de sus FPGAs, pero no es así.



El funcionamiento de este pin es para cortar la habilitación de la lógica de la FPGA, porque debido a que este tipo de FPGAs es de tipo Flash, el bitstream no se borra.

Fabricante publica la máquina de estados que maneja el DEVRST\_N al ser activado. Entonces, se puede ver que en ningún caso resetea o recarga el bitstream de la FPGA, lo único que hace es habilitar la lógica interna de la FPGA.



Si se mira las curvas de tiempos que publica fabricante, se puede ver que el DEVRST\_N se activa antes que la lógica, pero después de que las alimentaciones entren en uso.

https://soceame.wordpress.com/2024/12/08/que-es-y-como-funciona-el-devrst\_n-de-las-fgpas-de-microchip/



## Forma de uso

El pin DEVRST\_N es un pin no seleccionable para su uso en firmware, por lo que la única forma que hay es mediante el bloque *SYSRESET*, este bloque se enlaza con la lógica solo para el arranque de un core MSS en una SmartFusion2.

